Detalhes do produto
O controlador de comunicações MPC860 integrado quadrilátero (PowerQUICC™) é um-microplaqueta versátil um microprocessador integrado e uma combinação periférica projetados para uma variedade de aplicações do controlador. Prima particularmente em ambas as comunicações e sistemas dos trabalhos em rede. A unidade de PowerQUICC é referida como o MPC860 neste manual.
A seguinte lista resume as características MPC860 chaves:
• Único-edição encaixada, núcleo de 32 bits de MPC8xx (que executa a arquitetura de PowerPC) com trinta e dois registros de uso geral de 32 bits (GPRs)
— O núcleo executa a previsão de ramo com o prefetch condicional, sem a execução condicional
— 4 - ou esconderijos e 4 dos dados 8-Kbyte - ou esconderijo da instrução 16-Kbyte (veja a tabela 1)
– os esconderijos da instrução 16-Kbyte são de quatro vias, grupo-associativo com 256 grupos;
os esconderijos da instrução 4-Kbyte são em dois sentidos, grupo-associativo com 128 grupos.
– os esconderijos dos dados 8-Kbyte são em dois sentidos, grupo-associativo com 256 grupos; os esconderijos dos dados 4-Kbyte são em dois sentidos, grupo-associativo com 128 grupos.
– A coerência do esconderijo para esconderijos da instrução e dos dados é mantida em 128 blocos do esconderijo do bocado (4-word).
– Os esconderijos fisicamente são endereçados, executam um algoritmo (LRU) o mais menos recentemente usado da substituição, e são lockable em uma base do bloco do esconderijo.
— Os esconderijos da instrução e dos dados são substituição em dois sentidos, grupo-associativa, fisicamente endereçada, LRU, e granulosidade em linha lockable.
— MMUs com 32 entrada TLB, instrução inteiramente associativa, e dados TLBs
— Tamanhos de página múltiplos do apoio de MMUs de 4, 16, e 512 Kbytes, e de 8 Mbytes; os 16 espaços para endereço virtuais e 16 grupos da proteção
— A em-microplaqueta-emulation avançada elimina erros do modo
• Até ônibus de dados de 32 bits (cola dinâmica do ônibus para 8, 16, e 32 bocados)
• 32 linhas do endereço
• Opera-se em até 80 megahertz
• Controlador da memória (oito bancos)
— Contém o controlador completo de RAM dinâmico (GOLE)
— Cada banco pode ser uma microplaqueta seleta ou RASto apoia um banco da GOLE
— Até 15 estados de espera programáveis pelo banco de memória
— Relação de Glueless à GOLE, ao SIMMS, ao SRAM, à EPROM, à EPROM instantânea, e aos outros dispositivos de memória.
— Controlador da GOLE programável para apoiar a maioria de relações da memória do tamanho e da velocidade
— Quatro CASlines, quatro WElines, um OEline
— Disponível microplaqueta-seleto da bota na restauração (opções para 8-, 16-, ou memórias de 32 bits)
— Tamanhos de bloco variáveis (Kbyte 32 a 256 Mbyte)
— Selecionável escreva a proteção
— lógica do arbítrio do ônibus da Em-microplaqueta
• Temporizadores de uso geral
— Quatro temporizadores de 16 bits ou dois temporizadores de 32 bits
— O modo da porta pode permitir/desabilitar a contagem
— A interrupção pode ser mascarada na captação do fósforo e do evento da referência
• Unidade da integração de sistemas (SIU)
— Monitor do ônibus
— Cão de guarda do software
— Temporizador periódico da interrupção (POÇO)
— Modo da parada da baixa potência
— Sintetizador do pulso de disparo
— Três registros paralelos do I/O com capacidade do aberto-dreno
• Quatro geradores da taxa de transmissão (BRGs)
— Independente (pode ser conectado a todo o SCC ou SMC)
— Permita mudanças durante a operação
— Opção do apoio de Autobaud
• Quatro controladores de comunicações de série (SCCs)
— Ethernet/IEEE 802,3 opcional em SCC1-4, operação 10-Mbps completa de apoio (disponível somente em dispositivos especialmente programados).
— HDLC/SDLC (todos os canais apoiaram em 2 Mbps)
— Ônibus do HDLC (implementares uma rede local HDLC-baseada (LAN))
— HDLC assíncrono para apoiar PPP (Point-to-Point Protocol)
— Appletalk
— Transmissor de receptor assíncrono universal (UART)
— UART síncrono
— Infravermelho de série (IrDA)
— Uma comunicação síncrono binária (BISYNC)
— Totalmente transparente (córregos mordidos)
— Totalmente transparente (quadro baseado com verificação de redundância cíclica opcional (centro de detecção e de controlo))
• Dois SMCs (canais de série da gestão)
— UART
— Transparente
— Controlador geral da relação do circuito (GCI)
— Pode ser conectado aos canais (TDM) multiplexados tempo-divisão
• Um SPI (relação periférica de série)
— Apoia modos do mestre e do escravo
— Operação do multimaster dos apoios no mesmo ônibus
• Um porto de I2C (circuito inter-integrado)
— Apoia modos do mestre e do escravo
— apoio do ambiente do Múltiplo-mestre
• Assigner da franja horária (TSA)
— Permite que SCCs e SMCs corram na operação multiplexada e/ou não-multiplexada
— T1 dos apoios, CEPT, estrada do PCM, taxa básica do ISDN, taxa preliminar do ISDN, definida pelo utilizador
— 1 - ou definição de 8 bits
— Permite o independente transmitem e recebem o roteamento, sincronização do quadro, cronometrando
— Permite mudanças dinâmicas
— Pode internamente ser conectado a seis canais de série (quatro SCCs e dois SMCs)
• Porto da relação paralela (SEMENTE)
— Apoio da relação Centronics
— Apoia a conexão rápida entre portos compatíveis no MPC860 ou o MC68360
• Relação de PCMCIA
— Relação do mestre (soquete), liberação 2,1 complacente
— Apoia dois soquetes independentes de PCMCIA
— Oito memórias ou as janelas do I/O apoiaram
• Apoio da baixa potência
— Completamente em-todas unidades postas inteiramente
— unidades funcionais do Aplanar-núcleo deficientes, exceto o decrementer baixo do tempo, o PLL, o controlador da memória, o RTC, e o CPM no apoio da baixa potência
— Sono-todas unidades desabilitaram, exceto o RTC e o POÇO, PLL ativo para rápido acorda
— Profundamente sono-todas unidades desabilitaram incluir PLL, exceto o RTC e o POÇO
— Do poder modo para baixo todas as unidades postas para baixo, exceto PLL, RTC, POÇO, base de tempo, e decrementer
• Elimine erros da relação
— Oito comparadores: quatro operam-se no endereço de instrução, dois operam sobre o endereço de dados, e dois para operar-se em dados
— Condições dos apoios: =≠<>
— Cada watchpoint pode gerar um ponto de ruptura internamente
• 3,3 operação de V com a compatibilidade de 5-V TTL exceto EXTAL e EXTCLK
• pacote da disposição da grade da bola de 357 pinos (BGA)
Especificações
Atributo | Valor de atributo |
---|---|
Fabricante | Freescale/NXP |
Categoria de produto | Microprocessadores |
Série | MPC8xx |
Empacotamento | Bandeja |
Pacote-caso | 256-BBGA |
Operar-temperatura | 0°C ~ 95°C (TA) |
Fornecedor-Dispositivo-pacote | 256-PBGA (23x23) |
Tensão do I/O | 3.3V |
Velocidade | 66MHz |
Núcleo-processador | PowerPC |
Largura do ônibus | 1 núcleo, de 32 bits |
Co-processadores-DSP | Comunicações; CPM DO RISC |
RAM-controladores | GOLE |
Gráfico-aceleração | Não |
Exposição-&-Relação-controladores | LCD, vídeo |
Ethernet | 10 Mbps (1) |
SATA | - |
USB | USB 1.x (1) |
Segurança-características | - |
Quem nós somos?
FAQ
Q: São você empresa comercial ou o fabricante?
: Nós somos fabricante original da microplaqueta do circuito integrado. Nós podemos fazer o negócio de OEM/ODM.
Q: Quanto tempo é seu prazo de entrega?
: Prazo de entrega da compra do grupo: 30-60 dias; Prazo de entrega geral: 20 dias.
Q: Que é seus termos de pagamento?
: T/T 30% como o depósito, e 70% antes da entrega.
Q: Como comprar seus produtos?
: Você pode comprar os produtos de nossa empresa diretamente. Normalmente o procedimento é sinal o contrato, pagamento por T/T, contacta o transitário à entrega os bens a seu país.
Q: Que é a garantia?
: A garantia livre está a um ano do dia da comissão qualificado. Se há qualquer falha para nossos produtos dentro do período de garantia livre, nós repará-la-emos e mudá-los-emos o conjunto da falha para livre.
6-TSSOP,
CONTATE-NOS A QUALQUER MOMENTO