Enviar mensaje
Shenzhen Jinsheng Weiye Electronics Co., Ltd
Correo: jswy.electronics@gmail.com Teléfono: 86--0755-23914770
Hogar > Productos > Circuitos integrados de semiconductores >
Circuito integrado programable CPLDs de Intel Altera EPM240T100C5N
  • Circuito integrado programable CPLDs de Intel Altera EPM240T100C5N
  • Circuito integrado programable CPLDs de Intel Altera EPM240T100C5N
  • Circuito integrado programable CPLDs de Intel Altera EPM240T100C5N

Circuito integrado programable CPLDs de Intel Altera EPM240T100C5N

Lugar de origen Llamada
Nombre de la marca Intel / Altera
Certificación Lead free / RoHS Compliant
Número de modelo EPM240T100C5N
Detalles de producto
Pieza de JSWY #::
JS32-EPM240T100C5N
Fabricante Part #::
EPM240T100C5N
Categoría de producto::
CPLDs (dispositivos de lógica programable complejos)
Fabricante::
Intel/Altera
Paquete::
TQFP-100
Cantidad::
99999+ PCS
Situación sin plomo/situación de RoHS::
Sin plomo/RoHS obediente
Plazo de ejecución::
3 (168 horas)
Alta luz: 

Circuito integrado programable de EPM240T100C5N

,

Intel Altera CPLDs

,

EPM240T100C5N CPLDs

Descripción de producto

Descripción

El EPM240T100C5N es un max II inmediato-en CPLD no volátil con el grado 5 de la velocidad en 100 paquete del perno TQFP. Se basa en los 0.18µm, proceso del flash del metal de 6 capas con el almacenamiento no volátil de 8Kbits. El dispositivo del max II ofrece altas cuentas de la entrada-salida, funcionamiento rápido y confiabilidad. Tiene la base de MultiVolt, el bloque y programabilidad aumentada del en-sistema (ISP) de memoria Flash del usuario (UFM). El dispositivo del max II se diseña para reducir coste y poder mientras que proporciona las soluciones programables para los usos tales como enlace del autobús, extensión de la entrada-salida, poder-en el reset (POR), ordenando control del control y de configuración de dispositivo.

Características

Perno del peor caso para fijar el retraso (tpd) de 4.7ns
Voltaje de fuente externa de la base de MultiVolt de 3.3V, 2.5V
240 elementos de lógica (LE)
192 macrocells
80 pernos máximos de la entrada-salida del usuario
Gama de temperaturas de funcionamiento de empalme de 0°C a 85°C
Corriente espera tan baja como 25µA
Frecuencia de reloj global máxima de 201.1MHz para el contador 16bit
Apoya socketing caliente
Conjunto de circuitos de la ISP obediente con IEEE std 1532

0,5 V a VCC + 0,5 V

Ficha técnica

Usted puede transferir la ficha técnica el vínculo dado abajo.

 

                                    Ficha técnica de EPM240T100C5N

 

Circuito integrado programable CPLDs de Intel Altera EPM240T100C5N 0

 

CONTÁCTENOS EN CUALQUIER MOMENTO

86--0755-23914770
5009B, 5009A, shenzhenshi 1002 del futianqu del huaqiangbeijiedao del fuqiangshequ del huaqiangbeilu de no. del saigeguangchang del 50ª planta
Envíenos su investigación directamente