Invia messaggio
Shenzhen Jinsheng Weiye Electronics Co., Ltd
Posta: jswy.electronics@gmail.com Telefono: 86--0755-23914770
Casa > Prodotti > Semiconduttore CI >
Circuito integrato programmabile CPLDs di Intel Altera EPM240T100C5N
  • Circuito integrato programmabile CPLDs di Intel Altera EPM240T100C5N
  • Circuito integrato programmabile CPLDs di Intel Altera EPM240T100C5N
  • Circuito integrato programmabile CPLDs di Intel Altera EPM240T100C5N

Circuito integrato programmabile CPLDs di Intel Altera EPM240T100C5N

Luogo di origine Chiamata
Marca Intel / Altera
Certificazione Lead free / RoHS Compliant
Numero di modello EPM240T100C5N
Dettagli del prodotto
Parte di JSWY #::
JS32-EPM240T100C5N
Produttore Part #::
EPM240T100C5N
Categoria di prodotto::
CPLDs (dispositivi logici programmabili complessi)
Produttore::
Intel/Altera
Pacchetto::
TQFP-100
Quantità::
99999+ PCS
Stato senza piombo/stato di RoHS::
Senza piombo/RoHS compiacente
Termine d'esecuzione::
3 (168 ore)
Evidenziare: 

Circuito integrato programmabile di EPM240T100C5N

,

Intel Altera CPLDs

,

EPM240T100C5N CPLDs

Descrizione di prodotto

Descrizione

Il EPM240T100C5N è un max II istantaneo-su CPLD non volatile con il grado 5 della velocità in 100 pacchetto del perno TQFP. È basato su 0.18µm, processo dell'istantaneo del metallo di 6 strati con non memoria volatile di 8Kbits. Il dispositivo di max II offre gli alti conteggi dell'ingresso/uscita, la prestazione veloce e l'affidabilità. Ha il nucleo di MultiVolt, il blocchetto di memoria flash dell'utente (UFM) e programmabilità migliorata del in-sistema (ISP). Il dispositivo di max II è destinato per ridurre il costo ed il potere mentre fornisce le soluzioni programmabili per le applicazioni quali gettare un ponte del bus, espansione dell'ingresso/uscita, la risistemazione accesa (POR), ordinando il controllo di configurazione del dispositivo e di controllo.

Caratteristiche

Perno del caso peggiore per appuntare ritardo (tpd) di 4.7ns
Tensione di rifornimento esterno del centro di MultiVolt di 3.3V, 2.5V
240 elementi di logica (LE)
192 macrocells
80 perni massimi dell'ingresso/uscita dell'utente
Gamma di temperature di funzionamento della giunzione da 0°C a 85°C
Corrente standby bassa come 25µA
Frequenza di clock globale massima di 201.1MHz per il contatore 16bit
Sostiene socketing caldo
Circuiti dell'ISP soddisfacenti rispetto a IEEE std 1532

0,5 V a VCC + 0,5 V

Scheda

Potete scaricare la scheda il collegamento dato sotto.

 

                                    Scheda di EPM240T100C5N

 

Circuito integrato programmabile CPLDs di Intel Altera EPM240T100C5N 0

 

CONTATTACI IN QUALSIASI MOMENTO

86--0755-23914770
5009B, 5009A, shenzhenshi 1002 di futianqu di huaqiangbeijiedao di fuqiangshequ di huaqiangbeilu di no. del saigeguangchang del 50° piano
Invii la vostra indagine direttamente noi