プロダクト細部
AD9573はPCIe適用のために最大限に活用されるオン破片PLLの中心を含む非常に統合された、二重出力クロック発振器機能を提供する。整数N PLLの設計はアナログ・デバイセズ、株式会社の高性能の証明された有価証券、低いジッターの頻度シンセサイザにライン・カードの性能を最大にするために基づいている。要求段階の騒音およびジッターの条件の他の適用はまたこの部分から寄与する。
十分に統合されたVCO/PLLの中心
12のkHzからの20のMHzへの0.54 ps rmsのジッター
25のMHzの入れられた水晶頻度
100つのMHz、33.33 MHzのための事前調整の境界の比率
LVDS/LVCMOSの出力フォーマット
統合されたループ・フィルタ
スペース節約× 4.4 mmの5.0 mm TSSOP
0.235W電力損失
3.3V操作
ライン・カード、スイッチおよびルーター
CPU/PCIeの適用
低いジッター、低い段階の騒音のクロック発振
指定
属性 | 属性値 |
---|---|
製造業者 | アナログ・デバイセズ |
製品カテゴリ | クロック発振器および頻度シンセサイザ |
シリーズ | AD9578 |
タイプ | * |
包装 | 互い違いの包装 |
パッケージ場合 | 48-WFQFNはパッド、CSPを露出した |
作動温度 | -25°C | 85°C |
土台タイプ | 表面の台紙 |
電圧供給 | 2.375 V | 3.63ボルト |
製造者装置パッケージ | 48-LFCSP-VQ (7x7) |
PLL | はいバイパスと |
入力 | LVCMOS、LVDS、LVPECLの水晶 |
出力 | HCSL、LVCMOS、LVDS、LVPECL |
数の回路 | 1つの回路 |
入るべき出力の比率 | 1899/12/30 2:05:00 |
差動入力:出力 | はい/はい |
頻度最高 | 919MHz |
ディバイダー乗数 | Yes/No |
記述
だれ私達はあるか。
FAQ
Q:あなた商事会社または製造業者はであるか。
:私達は集積回路の破片の元の製造業者である。私達はOEM/ODMビジネスをしてもいい。
Q:どの位あなたの受渡し時間はあるか。
:グループの購買の受渡し時間:30-60日;概要の受渡し時間:20日。
Q:あなたの支払い条件は何であるか。
:沈殿物としてT/T 30%、および配達の前の70%。
Q:あなたのプロダクトを買う方法か。
:私達の会社からのプロダクトを直接買うことができる。通常プロシージャはあなたの国に配達に印契約、T/Tによる支払、連絡する運送会社に商品である。
Q:保証は何であるか。
:自由な保証は修飾される依託の日からの1年ある。自由な保証期間内の私達のプロダクトのための欠陥があれば、私達はそれを修理し、自由のための欠陥アセンブリを変える。
6-TSSOP、
いつでもお問い合わせください