Nachricht senden
Shenzhen Jinsheng Weiye Electronics Co., Ltd
Post: jswy.electronics@gmail.com Telefon: 86--0755-23914770
Haus > Produkte > Halbleiter IC >
Mainstream-mehrdeutigen Zeichens des ARM STM32F302VET6 Mikroregler-MCU Arm-Rinde M4 entkernen DSP und FPU
  • Mainstream-mehrdeutigen Zeichens des ARM STM32F302VET6 Mikroregler-MCU Arm-Rinde M4 entkernen DSP und FPU
  • Mainstream-mehrdeutigen Zeichens des ARM STM32F302VET6 Mikroregler-MCU Arm-Rinde M4 entkernen DSP und FPU

Mainstream-mehrdeutigen Zeichens des ARM STM32F302VET6 Mikroregler-MCU Arm-Rinde M4 entkernen DSP und FPU

Herkunftsort Anruf
Markenname STMicroelectronics
Zertifizierung ROHS
Modellnummer STM32F302VET6
Produktdetails
Produktname:
STM32F302VET6
Bedingung:
Vorlage 100%
Befestigung der Art:
Oberflächenflecken
Spannung - Versorgung:
ARM Mikroregler - MCU
Max. Reverse Current:
Kern DSP und FPU, MCUs-Arm-Cortex-M4 Blitz 512KB
Anwendung:
Getrennte Halbleiter-Produkte
Markieren: 

ARM STM32F302VET6 Mikroregler

,

512KB grelle Mikroregler MCU

Produktbeschreibung

ARM STM32F302VET6 Mikroregler - MCU-Mainstream-mehrdeutiges Zeichen MCUs bewaffnen Cortex-M4 Kern DSP und FPU, Blitz 512KB

 

                                                                                 Mainstream-mehrdeutigen Zeichens des ARM STM32F302VET6 Mikroregler-MCU Arm-Rinde M4 entkernen DSP und FPU 0Datenblatt STM32F302VET6

Produkt-Details

 

Beschreibung

Die STM32F302xB-/STM32F302xCfamilie basiert auf dem leistungsstarken 32-Bit-RISC Kern ARM® Cortex®-M4 mit FPU, das bei einer Frequenz von bis 72 MHZ funktioniert und eine Gleitkomma-Einheit (FPU) einbettet, eine Speicherschutzeinheit (MPU) und ein eingebettetes Spur macrocell (ETM). Die Familie enthält eingebettete Hochgeschwindigkeitsgedächtnisse (bis 256 Kbytes vom Flash-Speicher, bis 40 Kbytes von SRAM) und eine umfangreiche Strecke erhöhten I/Os und der Peripherie, die an zwei APB-Busse angeschlossen werden.

 

 

Eigenschaften

• Kern: ARM® Cortex®-M4 32-Bit-CPU mit FPU (72 MHZ maximal), Einzelzyklusvermehrung und HW-Abteilung, DSP-Anweisung und MPU (Speicherschutzeinheit)
• Betriebsbedingungen:
– VDD, VDDA-Spannungsbereich: 2,0 V bis 3,6 V
• Gedächtnisse
– 128 bis 256 Kbytes des Flash-Speichers
– Bis 40 Kbytes von SRAM, wenn die HW-Paritätsprüfung auf den ersten 16 Kbytes eingeführt ist.
• Berechnungseinheit zyklischer Blockprüfung
• Zurückstellen und Beschaffungsmanagement
– Macht-auf/Abschaltungszurückstellen (POR/PDR)
– Programmierbarer Spannungsprüfer (PVD)
– Niederleistungsmodi: Schlaf, Halt und Bereitschaft
– VBAT-Versorgung für RTC und Ersatzregister
• Uhrmanagement
– 4 bis 32-MHZ-Quarzoszillator
– 32 kHz-Oszillator für RTC mit Kalibrierung
– Interne 8 MHZ RC mit Wahl x 16 PLL
– Interner 40 kHz-Oszillator
• Bis 87 schnelle I/Os
– Alles mappable auf externen Interrupt-Vektoren
– Einige 5 V-tolerant
• Verbindungsmatrix
• 12 Kanal DMA-Controller
• Zwei µS ADCs 0,20 (bis zu 17 Kanälen) mit auswählbarer Entschließung von 12/10/8/6 Bits, unsymmetrischer/differenzialer Input der 0 bis 3,6 v-Umwandlungsstrecke, unterschiedliche analoge Versorgung von 2 bis 3,6 V
• Ein 12 Kanal des Bits DAC mit analoger Versorgung von 2,4 bis 3,6 V
• Vier analoge Komparatoren der schnellen Schiene-zuschiene mit analoger Versorgung von 2 bis 3,6 V
• Zwei Operationsverstärker, die in PGA-Modus benutzt werden können, alle Anschlüsse zugänglich mit analoger Versorgung von 2,4 bis 3,6 V
• Bis 24 kapazitive Abfragungskanäle, die touchkey, lineare und Drehnoten-Sensoren stützen
• Bis 11 Timer
– Ein 32-Bit-Timer und zwei 16-Bit-Timer mit bis 4 IC-/OC/PWM oder Impulszähler- und -quadratur(Zuwachs) Kodiererinput
– Ein 16-Bit-Modernsteuerungstimer mit 6 Kanälen, mit bis 6 PWM-Kanälen, deadtime Generation und Notaus
– Ein 16-Bit-Timer mit 2 IC/OCs, 1 OCN/PWM, deadtime Generation und Notaus
– Zwei 16-Bit-Timer mit IC/OC/OCN/PWM, deadtime Generation und Notaus
– Zwei Zeitüberwachungen (unabhängig, Fenster)
– SysTick-Timer: 24 gebissenes downcounter
– Ein grundlegender 16-Bit-Timer, zum des DAC zu fahren
• Kalender RTC mit Warnung, periodisches Wecken vom Halt/von der Bereitschaft
• Kommunikationsschnittstellen
– DOSEN-Schnittstelle (2.0B aktiv)
– Zwei I2C-Einstellung schnell plus (1 Mbit/s) mit 20 MA der gegenwärtigen Wanne, SMBus/PMBus, Wecken vom HALT
– Bis fünf USART/UARTs (Schnittstelle ISO 7816, LIN, IrDA, Modemsteuerung)
– Bis drei SPIs, zwei mit gemultiplexter Hälfte/voll- Duplex-I2S-Schnittstelle, 4 bis 16 programmierbare gebissene Rahmen
– Schnittstelle voller Geschwindigkeit USBs 2,0
– Infrarotsender
• Seriendraht prüfen, Cortex®-M4 mit FPU ETM, JTAG aus
• 96 Bit einzigartige Identifikation

KONTAKTIEREN SIE UNS JEDERZEIT

86--0755-23914770
5009B, 5009A, 50. Stock saigeguangchang Nr. 1002- huaqiangbeilu fuqiangshequ huaqiangbeijiedao futianqu shenzhenshi
Schicken Sie uns Ihre Untersuchung direkt