Détails de produit
Description générale
La famille de max 7000 de la haute densité, PLDs performant est basée sur l'architecture de la seconde génération du max d'Altera. Fabriqué avec la technologie avancée de CMOS, la famille basée sur EEPROM de max 7000 fournit 600 à 5 000 portes utilisables, ISP, retards de goupille-à-goupille aussi rapidement en tant que 5 NS, et contre- vitesses de jusqu'à 175,4 mégahertz.
Caractéristiques…
■Dispositifs logiques programmables performants et basés sur EEPROM
(PLDs) basé sur l'architecture de la seconde génération de MAX®
■programmabilité du dans-système 5.0-V (ISP) par l'élément
Interface commune du groupe d'action d'essai de la norme 1149,1 d'IEEE (JTAG) disponible dedans
Dispositifs de max 7000S
– Circuits d'ISP compatibles avec la norme 1532 d'IEEE
■Inclut les dispositifs et le 5.0-V max basé sur ISPs 7000S de 5.0-V max 7000
dispositifs
■Circuits intégrés de l'essai de frontière-balayage de JTAG (déclaration provisoire) dans max 7000S
dispositifs avec 128 macrocells ou plus
■Famille complète d'EPLD avec des densités de logique s'étendant de 600 à
5 000 portes utilisables (voir les tableaux 1 et 2)
■5 retards de logique de goupille-à-goupille de NS avec jusqu'au compteur 175.4-MHz
fréquences (interconnexion y compris)
■dispositifs PCI-conformes disponibles
■option de sortie d'Ouvert-drain dans des dispositifs de max 7000S
■Bascules programmables de macrocell avec clair individuel, préréglé,
l'horloge, et l'horloge permettent des contrôles
■Mode programmable de puissance-économie pour une réduction de plus de 50% po
chaque macrocell
■Distribution configurable de produit-terme d'extenseur, laissant jusqu'à
32 termes de produit par macrocell
■44 à 208 bornes disponibles dans le support intermédiaire en plastique de J-avance (PLCC), en céramique
rangée de goupille-grille (PGA), paquet plat de quadruple en plastique (PQFP), appartement de quadruple de puissance
paquet (RQFP), et paquets minces du paquet plat de quadruple de 1,0 millimètres (TQFP)
■Peu programmable de sécurité pour la protection des conceptions de propriété industrielle
■opération 3.3-V ou 5.0-V
– Opération d'interface d'entrée-sortie de MultiVoltTM, permettant des dispositifs à
interface avec les dispositifs 3.3-V ou 5.0-V (l'opération d'entrée-sortie de MultiVolt est
non disponible en 44 paquets de goupille)
– Pin compatible avec max de basse tension 7000A et max 7000B
dispositifs
■Caractéristiques augmentées disponibles dans des dispositifs de max 7000E et de max 7000S
– Six sorties de goupille ou motivées par la logique permettent des signaux
– Deux signaux d'horloge globaux avec l'inversion facultative
– Ressources augmentées d'interconnexion pour le routability amélioré
– Temps d'installation rapides d'entrée fournis par un chemin consacré d'entrée-sortie
goupille aux registres de macrocell
– Contrôle taux du groupe de sortie programmable
■L'appui de conception du logiciel et l'endroit-et-itinéraire automatique ont fourni par
Système de développement d'Altera pour les PCs basés sur Windows et le Sun
SPARCstation, et HP 9000 séries 700/800 poste de travail
■Entrée supplémentaire de conception et appui de simulation fourni par EDIF
2 0 0 et 3 dossiers de 0 0 netlist, bibliothèque des modules paramétrisés (LPM),
Verilog HDL, VHDL, et d'autres interfaces aux outils populaires d'EDA de
fabricants tels que la cadence, logique d'exemplaire, graphiques de mentor,
OrCAD, Synopsys, et VeriBest
■Appui de programmation
– Unité de programmation principale d'Altera (MPU) et programmation
matériel de tiers programme tout de fabricants
Dispositifs de max 7000
– Le câble périodique de téléchargement de BitBlasterTM, ByteBlasterMVTM
câble gauche parallèle de téléchargement, et MasterBlasterTM
programme max périodique/de bus série universel (USB) téléchargement de câble
dispositifs 7000S
Caractéristiques
Attribut |
Valeur d'attribut |
Fabricant |
Intel/Altera |
Catégorie de produit |
CPLDs (dispositifs logiques programmables complexes) |
Série |
MAX® 7000 |
Emballage |
Plateau |
Paquet-cas |
68-LCC (J-avance) |
L'Actionner-température |
0°C | 70°C (VENTRES) |
De type support |
Bâti extérieur |
Fournisseur-Dispositif-paquet |
68-PLCC (24x24) |
De type programmable |
L'EE PLD |
Delay-Time-tpd-1-Max |
15.0ns |
Tension-Approvisionnement-interne |
4,75 V | 5,25 V |
Nombre-de-Logique-Élément-blocs |
6 |
Nombre-de-Macrocells |
96 Macrocells |
Nombre d'IC de portes |
1800 |
Nombre-de-JE-o |
Entrée-sortie 52 |
|
Forme, paquet, composant compatible fonctionnel
Descriptions
IC CPLD 96MC 15NS 68PLCC
Qui sommes-nous ?
est une société professionnelle de commercialisation entièrement occupée dans les champs des semi-conducteurs et des composants électroniques vente et le service pour des clients sur 10 ans, se spécialise en vendant le nouveau et l'usine inutilisée et originale du joint les composants électroniques de garniture. spécialisez-vous dans IC, diode, le transistor, IGBT, *** de convertisseur de DC-DC ..... a installé notre propre conception de service de ventes et a déjà établi des associations fortes avec beaucoup de fabricants célèbres et nous avons plus de 5 000 000 genres de composants électroniques pour vos choix, toujours à vos services !
FAQ
Q : Est-vous société commerciale ou le fabricant ?
: Nous sommes fabricant original de puce de circuit intégré. Nous pouvons faire des affaires d'OEM/ODM.
Q : De quelle longueur est-il votre délai de livraison ?
: Délai de livraison d'achats de groupe : 30-60 jours ; Délai de livraison général : 20 jours.
Q : Quelles sont vos conditions de paiement ?
: T/T 30% comme dépôt, et 70% avant la livraison.
Q : Comment acheter vos produits ?
: Vous pouvez acheter les produits de notre société directement. Normalement la procédure est signe le contrat, paiement par T/T, contactent la compagnie maritime à la livraison les marchandises à votre pays. Q : Quelle est la garantie ?
: La garantie libre est à un an du jour de la commission qualifié. S'il y a n'importe quel défaut pour nos produits au cours de la période libre de garantie, nous le réparerons et changerons l'ensemble de défaut pour libre