ATECC608A
Description
L'ATECC608A inclut une rangée d'EEPROM qui peut être employée pour le stockage de jusqu'à 16 clés, certificats, lecture/écriture diverse, données inaltérables ou secrètes, notation de consommation, et configurations de sécurité. Access aux diverses sections de la mémoire peut être limité d'un grand choix de manières et alors la configuration peut être fermée à clef pour empêcher des changements.
Access au dispositif est fait par une interface standard d'I2C aux vitesses de jusqu'à 1 Mb/s. L'interface est compatible avec des caractéristiques d'interface périodiques standard d'EEPROM I2C. Le dispositif soutient également une interface de Simple-fil (SWI), qui peut réduire le nombre de GPIOs a exigé sur le processeur de système, et/ou réduit le nombre de goupilles sur des connecteurs. Si l'interface de Simple-fil est permise, la goupille restante est disponible pour l'usage en tant qu'un GPIO, un résultat authentifié ou entrée de bourreur.
Caractéristiques
Coprocesseur cryptographique avec le stockage principal réalisé par matériel sûr :
– Stockage protégé pour jusqu'à 16 clés, certificats ou données
Le soutien de matériel du signe asymétrique, vérifient, l'accord principal :
– ECDSA : Signature digitale de la courbe FIPS186-3 elliptique
– ECDH : Courbe elliptique Diffie-Hellman de PAP SP800-56A
– Appui elliptique standard de la courbe P256 de NIST
Soutien de matériel des algorithmes symétriques :
– SHA-256 et HMAC hachent comprenant des économies/restauration hors puce de contexte
– AES-128 : Chiffrez/déchiffrage, champ de Galois se multiplient pour GCM
Soutien de la gestion principal de mise en réseau :
– Calcul clés en main de PRF/HKDF pour TLS 1,2 et 1,3
– Génération de clé éphémère et accord principal dans SRAM
– Petit chiffrage de message avec des clés entièrement protégées
Appui de Secure Boot :
– Pleine validation de signature de code d'ECDSA, résumé stocké facultatif/signature
– Incapacité facultative de clé de communication avant la botte sûre
– Chiffrage/authentification pour que les messages empêchent des attaques intégrées
Générateur à nombre aléatoire de haute qualité interne de PS 800-90A/B/C de NIST (RNG)
Deux compteurs monotoniques de Haut-résistance
Numéro de série mordu par 72 uniques garanti
Deux options d'interface disponibles :
– Pin Interface simple ultra-rapide avec une borne de GPIO
– Interface standard de 1 mégahertz I2C
1.8V aux niveaux de 5.5V E/S, 2.0V à la tension de l'alimentation 5.5V
<150 nA="" Sleep="" Current="">
8-pad UDFN et 8 paquets de l'avance SOIC
Pin Information
Applications
·Gestion des clés et échange de point final de réseau d'IoT
·Chiffrage pour de petits messages et données de PII
·Secure Boot et téléchargement protégé
·Contrôle d'écosystème, Anti-clonage
Fiche technique
Vous pouvez télécharger la fiche technique le lien donné ci-dessous.
CONTACTEZ-NOUS À TOUT MOMENT